
周崟灏,男,硕士,高级工程师,硕士生导师, 主要从事超大规模SoC集成电路设计和验证技术、IP共性技术研究; 曾负责为重大项目提供包括EDA工具使用方法、IP集成与验证方法、设计流程建设及优化方法等技术问题的支持,并与ARM、c-sky、Andes、Avant、eMemory等一批IP公司建立了合作关系。 作为子任务负责人和核心技术人员参加十余项国家重大专项、国家863项目、工信部电子发展基金、自然科学基金等课题研究工作。参与完成包括下一代数字家庭网关芯片、无线传感器网络节点基带芯片、信息安全处理芯片、安全实体鉴别芯片在内的多款芯片研发工作。